Visoki prag dizajna čipova je "srušen" od strane AI

Visoki prag dizajna čipova je "srušen" od strane AI

U posljednjih nekoliko godina, industrija čipova je doživjela neke zanimljive promjene u tržišnoj konkurenciji.na tržištu PC procesora, dugogodišnji dominantni Intel suočava se sa žestokim napadom AMD-a.Na tržištu procesora za mobilne telefone, Qualcomm je odustao od prvog mjesta u isporukama pet uzastopnih kvartala, a MediaTek je u punom zamahu.

Kada se pojačala konkurencija tradicionalnih giganta čipova, tehnološki divovi koji su dobri u softveru i algoritmima počeli su da razvijaju svoje čipove, čineći konkurenciju u industriji čipova zanimljivijom.

Iza ovih promjena, s jedne strane, zato što je Mooreov zakon usporio nakon 2005. godine, što je još važnije, brzi razvoj digitala uzrokovan zahtjevom za diferencijacijom.

Divovi čipova pružaju čipove opšte namene, performanse su svakako pouzdane, a sve veće i raznovrsnije potrebe primene autonomne vožnje, računarstva visokih performansi, veštačke inteligencije, itd., pored performansi u potrazi za diferenciranijim karakteristikama, tehnološki giganti su imali da započnu vlastito istraživanje čipova kako bi konsolidirali svoju sposobnost da shvate krajnje tržište.

Dok se konkurentski krajolik tržišta čipova mijenja, možemo vidjeti da će industrija čipova dovesti do većih promjena, faktori koji pokreću sve ove promjene su vrlo vruća AI posljednjih godina.

Neki stručnjaci iz industrije kažu da će AI tehnologija donijeti razorne promjene u cjelokupnoj industriji čipova.Wang Bingda, glavni direktor za inovacije u Synopsysu, šef laboratorije AI i potpredsjednik globalnog strateškog upravljanja projektima, rekao je za Thunderbird: "Ako se kaže da je čip dizajniran s EDA (Electronic Design Automation) alatima koji uvode AI tehnologiju, slažem se sa ovom izjavom."

Ako se AI primjenjuje na pojedinačne aspekte dizajna čipa, može integrirati akumulaciju iskusnih inženjera u EDA alate i značajno smanjiti prag dizajna čipa.Ako se AI primjenjuje na cijeli proces dizajna čipa, isto iskustvo se može koristiti za optimizaciju procesa dizajna, značajno skraćivanje ciklusa dizajna čipa uz poboljšanje performansi čipa i smanjenje dizajna


Vrijeme objave: 14.11.2022